- [블로그] 전자과 공대생 블로그(전자회로)
- [블로그] 전자과 공대생(전자기학)
- [블로그] 배고픈 대학원생 (RF 아날로그)
- [블로그] 나라발전 교수님 (아날로그)
- [블로그] 전자과 숩달씨 ( 아날로그 회로 Razavi…
- [VOD] IDEC 아날로그회로 - 고형호 교수님 (충…
- [VOD] IDEC 아날로그회로2
- [VOD] IDEC 아날로그회로3 - 이강윤 교수님(성…
- [VOD] IDEC 아날로그회로 직관적해석 - 심재윤 …
- [VOD] IDEC 아날로그 LNA - 고형호 교수님 …
- [VOD] IDEC 아날로그집적회로 실습
- [VOD] Cadence OPAMP Verificati…
- [VOD] IDEC Full-Custom Flow 교육…
- [VOD] IDEC RF System-유형준 교수님(K…
- [VOD] IDEC 디지털 Cell-based 설계
- [VOD] IDEC PLL
- [VOD] IDEC CentOS 7 (Linux)
- [VOD] Band Gap Reference 정리
- [강의] 회로설계 멘토 삼코치
- [강의] OpAmp > CMFB
- [강의] 변박사님 : OpAmp, Radar
- [강의] PMIC - 박병하 교수님 (유료)
- [강의] 삼코치 -아날로그 회설 직무 (유료)
목록Electronics (29)
합법적사기꾼지망생
보호되어 있는 글입니다.
보호되어 있는 글입니다.
보호되어 있는 글입니다.

1. 결론 Zth라는 Input Impedance를 갖는 Source와 ZL이라는 Input Impedance를 갖는 Load를 이어붙인상황을 가정하자 (Complex S-domain으로 표기 가정) 어떠한 조건에서 ZL로 가장 높은 효율로 Source의 "실효전력(average Power)"이 ZL로 들어갈까? 결론먼저 이야기하자면 (1) Zth = ZL*일때 (conjugate matching)일 때, 가장 높은 파워가 전송된다. (2) 그리고 이때, 전력효율은 50%(=1/2)이다. (전압 분배 법칙) ... Norton Circuit기준으로는 전류 분배 법칙에 의해 전력효율은 50%가 된다. 2. 유도(Vth, Rth, Xth은 상수로 가정)(독립변수는 RL, XL) 결론 (1) by Ohm's ..

1. Complex Power (1) Complex Power ※ Unit of Powers (2) Power Factor Angle (3) 계산식 ver1(rms) ※ rms 성분의 방향 (4) 계산식 ver2(peak) ※ rms값의 공식(effective voltage, current) ※ alternate forms for complex power (1) rms Current ver (2) rms Voltage ver 2. Maximum Power Transfer Condition & Maximum Transfered Power (1) Maximum Power Transfer Condition 조건 ※ 증명법 :자세한건 교재참조 (2) 최대 전달 전력 3. Apparent Power (=피상전력)..

1. Instantaneous Power (1) 전압과 전류의 방향 정의 (2) (time domain)Instantaneouse Power, Average Power (=Real Power, 유효전력), Reactive Power (= 무효전력) : 식을 유도하다 보니 P= Average Power가 나왔다는 느낌 : v와 i를 곱하면 2nd harmonic 신호가 측정된다?!? (3) Average Power vs. Reactive Power 유효전력이란, 평균적으로 전력공급원에서 부하(저항)으로 전달되는 전력을 말합니다. 간단하게 말하면 면, 흡수 또는 소비되는 전력이라 할 수 있습니다. 단위는 [W] 입니다. 무효전력이란, 전력공급원과 부하(인덕터, 커패시터) 간에 서로 교환되는 전력을 말합니다...
1. 역수의 합 : 병렬 저항의 등가 저항 연산 방법 (1) 정의 병렬 저항의 등가저항을 구할 때 사용하는 연산은 "역수의 합" 또는 "역수 합의 역수" 연산입니다. (2) 공식 병렬로 연결된 두 개 이상의 저항(R1, R2, R3, 등)이 있을 때, 이러한 저항들의 등가저항 Rp를 구하기 위해 다음과 같은 공식을 사용합니다: 1/Rp = 1/R1 + 1/R2 + 1/R3 + ... 이 공식에서 각 저항의 역수를 계산하고 그 역수들의 합의 역수를 구하면 병렬 저항의 등가저항을 얻을 수 있습니다. 2. 역수의 합 연산의 특징 : 병렬 저항의 특징 (1) 작은 저항이 더 큰 영향을 미침 : 병렬 연결된 저항 중에서 작은 저항은 더 큰 영향을 미칩니다. 이는 작은 저항이 높은 전류를 허용하므로 전체 회로의 등..
1. Zero의 특징 : Main Path와 Feedback Path의 상쇄로 인해 생긴다. 2. Miller Approximation의 단점 1 : Feedback Path를 끊어버림으로써 Zero가 사라진다. : 즉, TF에서 Zero가 반영되지 않는다 출처 : Razavi 3. Miller Approximation의 단점2 : Group-delay, Stability of the Amplifier를 분석하기 어렶다. : 왜냐하면 Miller Approximaiton으로 인해 Zero를 분석하지못하므로 정확한 Phase Margin, Gain Margin을 분석하기 어렵기 때문이다. : 그리고 Zero가 Phase에 미치는 영향이 지대하기때문에, Phase 의 도함수에 해당하는 Group delay또..
dBm : AC신호의 절대적인 전력(Power of Output 등등) dB : AC신호의 상대적인 전력(Gain 등등)
내용 1. (1)
내용

0. MOSFET의 구조 및 Symbol(심볼) (E-mode vs. D-mode)0-1. 트랜지스터의 종류트랜지스터 기초 1. 동작 모드 : Triode Mode vs. Saturation Mode(1) Triode(2) Saturation 1-1. 동작원리 2. Transconductance of Saturation Mode 3. Saturation Region with Channel Length Modulation 4. Output Impedance of Saturation Mode (Channel Length Modulation) ※ Intrinsic GainLoad가 open일 때(혹은 ideal current source = small signal open) (병렬 연산이므로 ro만 남..
보호되어 있는 글입니다.
정리 PDF 연습 PDF

Low Frequency , Midium Frequency , High Frequency 각각에대한 Transfer Function과 Pole Frequency, Zin, Zout 등등에 대해 정리했다. Index of /~ee105/sp19/lectures inst.eecs.berkeley.edu 위의 강의자료 참조하면 도움이 될 것이다. Reference Razavi의 전자회로 Index of /~ee105/sp19/lectures (berkeley.edu) Index of /~ee105/sp19/lectures inst.eecs.berkeley.edu
Tail Current, Asymmetric Resistor
Curren Mirror 전류미러 내용입니다 참고하세요

※ 오류가 있을 수도 있음. CB에서 RE는 Vin에 Series인 것을 의미 CB에서 Vin에 Parallel인 RE는 Gain에 의미없음EF에서 RC는 영향이 없음.Diode-connected 의 판별법 : small-signal 관점에서 Drain & Gate가 둘다 short 혹은 연결되어있음 (1/gm || ro 혹은 1/gm)Current-source의 판별법 : small-signal 관점에서 Gate만 short 되어있음. (ro)#telescopic OTA라고 부르기도한다. PDF 자료

1. 문제점 : VCC Noise(hum)발생 Audio Amplifier는 CE Amp로 구현한다. CE Amp의 VCC에서 ripple voltage(혹은 hum)이 발생한다. (원인 : 불완전한 정류기 rectification ) *이는 특히 Digital 회로에서 노이즈가 발생한게 substrate에 coupling되어 Analog/RF 회로에 크게 영향을 미치기도 한다. 2. 해결방안 : Differential Amplifier - Differential Amp는 다음과 같은 구조를 띈다. - 목적 : VCC Noise 제거 - 전제 : 좌우대칭구조(저항, 트랜지스터 모두 동일한 소자) (1) Input Modes of Diff-Amp : Diff-Amp에 대해 이해하기 위해서 다음과 같은 Di..